HardCopy III--Altera
HardCopy III ASIC是第四代HardCopy產品,為您的定制邏輯需求提供風險最低、總成本最低、產品面市最快,而且能盡快獲利的解決方案。
通過HardCopy方法,在 ASIC 設計交付之前,利用Stratix III FPGA對系統(tǒng)進行無縫原型開發(fā),全面準備系統(tǒng)投產。Altera的HardCopy設計中心使用成熟的全包工藝來生產低成本、低功耗、功能等價、引腳兼容的HardCopy III 器件。這一方法不僅僅是最快的ASIC開發(fā)方法,而且是最好的系統(tǒng)開發(fā)方法。
針對無縫原型開發(fā)進行設計
HardCopy III ASIC從根本上針對基于Stratix III FPGA的無縫原型開發(fā)而進行設計。首先,采用Stratix III 兼容I/O模塊環(huán)來定義HardCopy III 系列的基本型號。然后,將來自Stratix III FPGA的等價硬件知識產權 (IP) 模塊嵌入到基本管芯中,例如I/O緩沖、時鐘網(wǎng)絡、PLL和存儲器模塊等。以成熟的精細粒度Hcell填充剩余的管芯,實現(xiàn)邏輯功能。最終得到的ASIC能夠無縫置入替換系統(tǒng)電路板上的原型FPGA。
Altera的Quartus II 軟件是業(yè)界唯一的應用于HardCopy ASIC和原型ASIC的真正“一次設計”開發(fā)工具,在實現(xiàn)兩種器件時,您利用它只需要采用一個寄存器傳送級(RTL)和一組知識產權 (IP)。
提高了系統(tǒng)集成度
HardCopy III ASIC為提高系統(tǒng)集成度而設計開發(fā),進一步增強了性能。
容量增大
2.7M至7M可用ASIC邏輯門 (不包括I/O、PLL和內建測試邏輯)
4.2 Mbit至16.3 Mbit片內存儲器
4到12個PLL
與標準單元ASIC比較的低功耗
一般比Stratix III FPGA原型低50%
Stratix III 器件系列的低功耗特性在FPGA業(yè)界首屈一指
針對應用和成本進行了優(yōu)化的封裝
引線鍵合
減少了層倒裝焊
高性能倒裝焊
啟動設計
功能強大的HardCopy方法源于我們優(yōu)秀的Quartus II 開發(fā)軟件包以及基于FPGA的前端原型開發(fā)設計工藝。您現(xiàn)在就可以啟動HardCopy III ASIC設計,在最新的Quartus II 設計軟件中選擇合適的Stratix III FPGA 進行設計。
如果需要了解詳細信息,請聯(lián)系您當?shù)氐腁ltera銷售辦事處、銷售代表或者分銷商。
相關鏈接
HardCopy系列簡介
HardCopy系統(tǒng)開發(fā)方法
HardCopy系列的優(yōu)點
Stratix III 系列
HardCopy III在電子產品上的應用及技術支持可向Altera(阿爾特拉)